社区闲人 发表于 2023-3-6 10:16:10

ADC端口受其他管脚的影响有多大?

本帖最后由 社区闲人 于 2023-3-6 10:17 编辑

我有一个成熟项目,P1口输出6路PWM, P03为ADC采样。
现在想增加新的功能,要求输出100KHZ方波脉冲。P1.6/P54端口均空闲,主时钟128分频输出时钟187KHZ, 无法使用。
准备用T3的分频输出端口P01输出100KHZ方波脉冲。不知会对P03ADC端口的影响有多大?
MCU为STC8H1K16

社区闲人 发表于 2023-3-6 10:32:22

在线等。。。。。

神农鼎 发表于 2023-3-6 11:46:48

1MHz以下无影响,3年前测试的
大家最好贴图,这样看到图才知道讲啥
STC为啥专业,图多 !!!
我知道你讲啥,很多网友不清楚,我们回答时会拓展开来讲解下,要带他们一起成长






神农鼎 发表于 2023-3-6 11:57:51



ADC口在P1口和P0口

梁工 发表于 2023-3-6 13:26:50

P1.6/P54端口均空闲,主时钟128分频输出时钟187KHZ, 无法使用?
估计没设置对吧,这个就一个寄存器就可以设置好。注意上电后IO是高阻,要将IO设置为准双向口或推挽输出才会有输出。
只要外部电路设计正确,IO之间不会有相互影响的。
注意ADC输入的标准做法是,输入信号串联1~3K电阻到ADC输入端,ADC输入端对地接一个1nF~100nF的电容。

社区闲人 发表于 2023-3-6 14:14:53

梁工 发表于 2023-3-6 13:26
P1.6/P54端口均空闲,主时钟128分频输出时钟187KHZ, 无法使用?
估计没设置对吧,这个就一个寄存器就可以设 ...

主时钟最大128分频。24000/128 = 187KHZ, 大于100KHZ, 不能满足要求。

梁工 发表于 2023-3-6 14:27:56

社区闲人 发表于 2023-3-6 14:14
主时钟最大128分频。24000/128 = 187KHZ, 大于100KHZ, 不能满足要求。

是频率太高了?那就用定时器输出方波。我以为你说没法输出方波。

社区闲人 发表于 2023-3-6 14:42:57

是在用T3输出100KHZ方波. 输出口为P01。怕影响P03的ADC.特发此贴求个安心。
用T3分频输出方波,不需要中断。本身是成熟产品,不影响代码运行。

神农鼎 发表于 2023-3-6 15:40:13

1MHz以下无影响,3年前测试的
页: [1]
查看完整版本: ADC端口受其他管脚的影响有多大?