jacksonjim 发表于 2024-6-20 16:40:16

STC32G 关于P5.4做为IO管脚时的6.5ms延时的电路如何设计

STC32G 关于P5.4做为IO管脚时的6.5ms延时的电路如何设计,目前做为pwm应用于控制LED时,外部已经做了拉低电阻,
参考手册中的IO默认拉低做的电路设计,但是在P5.4上好像不起做作,每次上电都出现led亮下,其它的PWM管脚没有出现这样,

希望帮大神提供些参考设计电路原理,谢谢

小飞侠 发表于 2024-6-20 17:08:50

可以用三极管做一下反向

zgrfox110 发表于 2024-6-25 13:13:42

上电高阻状态,你自己设置啊

jacksonjim 发表于 2024-6-25 17:15:24

zgrfox110 发表于 2024-6-25 13:13
上电高阻状态,你自己设置啊

你可能压根不看就直接回复,只能说你答非所问,你可能连基本的东西还没搞明白,还高阻,你这是小白中的小白
页: [1]
查看完整版本: STC32G 关于P5.4做为IO管脚时的6.5ms延时的电路如何设计